TASKING และ Andes ประกาศการรองรับ FuSa จากตัวคอมไพล์ที่รองรับมาตรฐาน ASIL จาก Andes RISC-V IP สำหรับยานยนต์

(SeaPRwire) –   เพื่อให้ทีมงานออกแบบ SoC และนักพัฒนาซอฟต์แวร์รถยนต์สามารถสร้างซอฟต์แวร์ที่มีประสิทธิภาพและผ่านการรับรอง

มิวนิก ประเทศเยอรมนี 27 มีนาคม 2567 – TASKING ประกาศอย่างภาคภูมิใจว่า เครื่องมือคอมไพเลอร์ของบริษัทซึ่งได้รับการรับรองตามมาตรฐาน ISO 26262 (ความปลอดภัยทางการทํางาน) และ ISO/SAE 21434 (ความมั่นคงปลอดภัยทางไซเบอร์) สนับสนุนเต็มรูปแบบกับ RISC-V IP ของ Andes ซึ่งได้รับการรับรองตามมาตรฐาน FuSa นี้ขยายขอบเขตเครื่องมือชุด RISC-V ของ TASKING ให้รองรับการจัดทํา การดีบัก การปรับปรุงประสิทธิภาพ การวัดเวลา และการวิเคราะห์ความครอบคลุม ซึ่งเป็นการแก้ปัญหาอย่างครบวงจรสําหรับการพัฒนาระบบยานยนต์

การบรรลุเป้าหมายครั้งนี้เป็นก้าวสําคัญในการสนับสนุนทีมออกแบบ SoC และนักพัฒนาซอฟต์แวร์รถยนต์ให้สามารถพัฒนาซอฟต์แวร์ที่มีประสิทธิภาพสูงและผ่านการรับรองตามมาตรฐาน RISC-V คอมไพเลอร์รุ่นใหม่ที่ได้รับการรับรองตามมาตรฐาน ASIL D สนับสนุนอย่างราบรื่นทั้งตัวแปรกระบวนการ RISC-V และขยายความสามารถปัจจุบันและอนาคตของแกน Andes RISC-V

Andes Technology ได้บรรลุเป้าหมายสําคัญในตลาดรถยนต์ด้วยการเปิดตัวแกน RISC-V แรกของโลกที่ได้รับการรับรองตามมาตรฐาน ISO-26262 ในปี 2565 คือ N25F-SE ต่อมา Andes กําลังจะเปิดตัว D25F-SE ซึ่งได้รับการรับรองตามมาตรฐาน ASIL-B และรองรับขยายความสามารถ SIMD/DSP P ซึ่งจะช่วยเพิ่มประสิทธิภาพในการประมวลผลข้อมูลหลายตัวในคําสั่งเดียว นอกจากนี้ Andes กําลังเตรียมเปิดตัวแกนที่ผ่านมาตรฐาน ASIL-D ได้แก่ D23-SE ซึ่งมีขนาดเล็กและมีความปลอดภัยสูง D45-SE ซึ่งมีประสิทธิภาพสูง และแกนในชุด AX60 ซีรีส์สําหรับใช้ในระบบ ADAS ในอนาคต ซึ่งสะท้อนความสามารถของ Andes ในการพัฒนาซอลูชันที่ตรงกับความต้องการของแต่ละแอปพลิเคชันรถยนต์ และแสดงถึงความเชี่ยวชาญด้าน IP RISC-V สําหรับตลาดรถยนต์

“แกน RISC-V ของ AndesCoreTM ซึ่งได้รับการรับรองตามมาตรฐาน ISO 26262 เสนอชุดผลิตภัณฑ์ที่เป็นระบบสําหรับการพัฒนาซอลูชันระบบซิลิคอนที่มีความยืดหยุ่นและประสิทธิภาพสูง” นาย Samuel Chiang รองผู้อํานวยการฝ่ายการตลาดของ Andes กล่าว “ความร่วมมือกับ Tasking ช่วยให้ลูกค้าในอุตสาหกรรมรถยนต์สามารถเร่งกระบวนการพัฒนา เพิ่มประสิทธิภาพและความแข็งแกร่งของแอปพลิเคชัน RISC-V ที่เกี่ยวข้องกับความปลอดภัย”

นาย Gerard Vink ผู้นําด้าน RISC-V ของ TASKING กล่าวถึงความร่วมมือว่า “เรารู้สึกตื่นเต้นที่ได้ร่วมมือกับ Andes และพันธมิตรในนวัตกรรมของพวกเขา การที่เครื่องมือของเราสามารถทํางานร่วมกับ IP RISC-V ของ Andes บนแพลตฟอร์มการพัฒนาตั้งแต่โปรโตไทป์เสมือนจริงจนถึงการนําไปใช้งานจริงบนชิป เป็นการยืนยันความมุ่งมั่นของเราในการให้การสนับสนุนวงจรชีวิตทั้งหมดสําหรับทีมออกแบบ SoC”

บทความนี้ให้บริการโดยผู้ให้บริการเนื้อหาภายนอก SeaPRwire (https://www.seaprwire.com/) ไม่ได้ให้การรับประกันหรือแถลงการณ์ใดๆ ที่เกี่ยวข้องกับบทความนี้

หมวดหมู่: ข่าวสําคัญ ข่าวประจําวัน

SeaPRwire จัดส่งข่าวประชาสัมพันธ์สดให้กับบริษัทและสถาบัน โดยมียอดการเข้าถึงสื่อกว่า 6,500 แห่ง 86,000 บรรณาธิการและนักข่าว และเดสก์ท็อปอาชีพ 3.5 ล้านเครื่องทั่ว 90 ประเทศ SeaPRwire รองรับการเผยแพร่ข่าวประชาสัมพันธ์เป็นภาษาอังกฤษ เกาหลี ญี่ปุ่น อาหรับ จีนตัวย่อ จีนตัวเต็ม เวียดนาม ไทย อินโดนีเซีย มาเลเซีย เยอรมัน รัสเซีย ฝรั่งเศส สเปน โปรตุเกส และภาษาอื่นๆ 

เกี่ยวกับ Andes Technology
ในฐานะสมาชิกผู้ก่อตั้งระดับเพรมิเอร์ของ RISC-V International Andes (; ; ) เป็นผู้จัดหาที่นําด้าน IP แกนกลางคอมพิวเตอร์ความเร็วสูง/การทํางานต่ําของระบบฝังตัว ครอบคลุมตั้งแต่แกน 32 บิตขนาดเล็กจนถึงแกน 64 บิตที่มีความสามารถในการประมวลผลแบบไม่เป็นลําดับ DSP FPU เวกเตอร์ Linux ซูเปอร์สเกลเลอร์ รถยนต์ และ/หรือหลาย/หลายแกน ณ สิ้นปี 2566 ปริมาณรวมของ SoC